© 1999 Scenix Semiconductor, Inc. All rights reserved.
- 2 -
www.scenix.com
SX18AC / SX20AC / SX28AC
Table of Contents
1.0
Product Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
1.1
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
1.2
Key Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
1.2.1
CPU Features . . . . . . . . . . . . . . . . . . . . . 3
1.2.2
I/O Features . . . . . . . . . . . . . . . . . . . . . . . 3
1.3
Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
1.4
Programming and Debugging Support . . . . . . . . . . 3
1.5
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
2.0
Connection Diagrams . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
2.1
Pin Assignments . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
2.2
Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
2.3
Part Numbering . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
3.0
Port Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
3.1
Reading and Writing the Ports . . . . . . . . . . . . . . . . . 6
3.1.1
Read-Modify-Write Considerations . . . . . 7
3.2
Port Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . 8
3.2.1
MODE Register . . . . . . . . . . . . . . . . . . . . 8
3.2.2
Port Configuration Registers . . . . . . . . . . 8
3.2.3
Port Configuration Upon Reset . . . . . . . . 9
4.0
Special-Function Registers . . . . . . . . . . . . . . . . . . . . . . . . . 10
4.1
PC Register (02h) . . . . . . . . . . . . . . . . . . . . . . . . . 10
4.2
STATUS Register (03h) . . . . . . . . . . . . . . . . . . . . . 10
4.3
OPTIONRegister . . . . . . . . . . . . . . . . . . . . . . . . . . 11
5.0
Device Configuration Registers . . . . . . . . . . . . . . . . . . . . . 12
5.1
FUSE Word (Read/Program at FFFh in main memory
map) 12
5.2
FUSEX Word (Read/Program via Programming
Command) 13
5.3
DEVICE Word (Hard-Wired Read-Only) . . . . . . . . 13
6.0
Memory Organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
6.1
Program Memory . . . . . . . . . . . . . . . . . . . . . . . . . . 14
6.1.1
Program Counter . . . . . . . . . . . . . . . . . . 14
6.1.2
Subroutine Stack . . . . . . . . . . . . . . . . . . 14
6.2
Data Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
6.2.1
File Select Register (04h) . . . . . . . . . . . 14
7.0
Power Down Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
7.1
Multi-Input Wakeup . . . . . . . . . . . . . . . . . . . . . . . . 16
7.2
Port B MIWU/Interrupt Configuration . . . . . . . . . . . 17
8.0
Interrupt Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
9.0
Oscillator Circuits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
9.1
XT, LP or HS modes . . . . . . . . . . . . . . . . . . . . . . . 20
9.2
External RC Mode . . . . . . . . . . . . . . . . . . . . . . . . . 21
9.3
Internal RC Mode . . . . . . . . . . . . . . . . . . . . . . . . . .21
10.0
Real Time Clock (RTCC)/Watchdog Timer . . . . . . . . . . . . .22
10.1
RTCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
10.2
Watchdog Timer . . . . . . . . . . . . . . . . . . . . . . . . . . .22
10.3
The Prescaler . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
11.0
Comparator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .23
12.0
Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
13.0
Brown-Out Detector . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
14.0
Register States Upon DiffeRent reset operations . . . . . . .27
15.0
Instruction Set . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .28
15.1
Instruction Set Features . . . . . . . . . . . . . . . . . . . . .28
15.2
Instruction Execution . . . . . . . . . . . . . . . . . . . . . . .28
15.3
Addressing Modes . . . . . . . . . . . . . . . . . . . . . . . . .28
15.4
RAM Addressing . . . . . . . . . . . . . . . . . . . . . . . . . .29
15.5
The Bank Instruction . . . . . . . . . . . . . . . . . . . . . . .29
15.6
Bit Manipulation . . . . . . . . . . . . . . . . . . . . . . . . . . .29
15.7
Input/Output Operation . . . . . . . . . . . . . . . . . . . . . .29
15.8
Increment/Decrement . . . . . . . . . . . . . . . . . . . . . . .29
15.9
Loop Counting and Data Pointing Testing . . . . . . .29
15.10
Branch and Loop Call Instructions . . . . . . . . . . . . .29
15.10.1
Jump Operation . . . . . . . . . . . . . . . . . . .29
15.10.2
Page Jump Operation . . . . . . . . . . . . . .30
15.10.3
Call Operation . . . . . . . . . . . . . . . . . . . .30
15.10.4
Page Call Operation . . . . . . . . . . . . . . . .30
15.11
Return Instructions . . . . . . . . . . . . . . . . . . . . . . . . .30
15.12
Subroutine Operation . . . . . . . . . . . . . . . . . . . . . . .30
15.12.1
Push Operation . . . . . . . . . . . . . . . . . . .30
15.12.2
Pop Operation . . . . . . . . . . . . . . . . . . . .31
15.13
Comparison and Conditional Branch Instructions .31
15.14
Logical Instruction . . . . . . . . . . . . . . . . . . . . . . . . .31
15.15
Shift and Rotate Instructions . . . . . . . . . . . . . . . . .31
15.16
Complement and SWAP . . . . . . . . . . . . . . . . . . . .31
15.17
Key to Abbreviations and Symbols . . . . . . . . . . . . .31
16.0
Instruction Set Summary Table . . . . . . . . . . . . . . . . . . . . . .32
16.1
Equivalent Assembler Mnemonics . . . . . . . . . . . . .35
17.0
Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . .36
17.1
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . .36
17.2
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . .37
17.3
AC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . .38
17.4
Comparator DC and AC Specifications . . . . . . . . .38
17.5
Typical Performance Characteristics . . . . . . . . . . .39
18.0
Package Dimensions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .40